

#### IP CORE KULLANIMI

#### 1. Giriş

IP Core (Intellectual Property Core), onu geliştiren kişi veya şirkete ait, başkaları tarafından tekrar kullanılabilen donanım modülleridir. IP Core'lar genellikle kaynak kodu kapalı olacak şekilde yayınlanır. IP Core'u kullanacak olan kişi, sadece bu IP Core'un giriş/çıkış arayüzü (I/O Interface) bilir. IP Core'un içi ise kullanıcı için bir kara kutudur (black box). Yani, kullanıcı IP Core'un ne şekilde gerçekleştirildiğini bilmez.

Kullanım şekli açısından IP Core kullanmak, kendi gerçekleştirdiğiniz modülleri başka modüller içerisinde kullanmaya (instance oluşturmak) benzer. En önemli farkı, Instance'ini oluşturacağınız IP Core'un kodunu görememektir. IP Core'u sadece giriş/çıkış sinyallerinin ne işe yaradığını bilerek kullanabilirsiniz.

IP Core'lar oluşturma sırasında izin verilen ölçüde yapılandırılabilirler. Örneğin; bölme işlemi yapan bir IP Core'da bölünen ve bölen sayıların kaç bitlik ve hangi formatta olacağını belirlemek mümkün olabilir.

Bu derste, Vivado ile birlikte gelen iki farklı IP Core kullanarak uygulamalar gerçekleştireceksiniz.

#### 2. Two's Complement Multiply-Add Module

Bu bölümde, 32 bitlik ikiye tümleyen (two's complement) sayılarla çarpıp-toplama (multiply-add, D = A\*B + C) aritmetik işleminin sonucunu hesaplayan bir modül gerçekleştirmeniz istenmektedir. Bu modülü, IP Core kullanarak gerçekleştirmelisiniz. Vivado penceresinin solunda **"IP Catalog"** butonuna tıklayarak bu IP Core'a aşağıdaki yolu izleyerek ulaşabilirsiniz:

#### • BaseIP > Multiply Adder

IP Catalog'dan seçtikten sonra açılan yapılandırma penceresinde bu IP Core'u 32 bitlik sayılarla çarpıp-toplama işlemi yapacak şekilde ayarlamanız gerekiyor. Yani, bu IP Core, 32 bitlik 3 adet sayı girişi ve 32 bitlik çıkışa sahip olmalıdır. Yapmanız gereken ayarlamalar aşağıdaki şekilde görüldüğü gibi olmalıdır. Multiply Add IP Core'u her çevrimde çarpıp-toplama işleminin bir kısmını yapar. Dolayısıyla, sonuç birkaç ardışık çevrim sonunda üretilmiş olur. Şekilde görülen "Actual AB Latency" ve "Actual C Latency" sonucun girişler verildikten kaç çevrim (saatin yükselen kenarı) sonra hesaplanmış olacağını göstermektedir. Şekilde verilenlere göre, çarpılacak olan sayılar verildikten 6 çevrim sonra, toplanacak olan sayı verildikten 5 çevrim sonra sonuç hesaplanmış olacaktır. Dolayısıyla, toplanacak sayıyı C girişine, çarpılacak olan sayıları verdikten 1 çevrim sonra göndermeliyiz. Örneğin; 50\*5 + 6 işlemini yapmak istediğimizde, ilk çevrimde A ve B girişlerinden 50 ve 5 sayılarını göndermeliyiz. Sonraki çevrimde ise C girişinden 6 sayısını göndermeliyiz. A ve B'nin verildiği çevrimde C girişinde ne olduğu önemli değildir. IP Core'u kullanarak sizin yapacağınız modül, aynı çevrimde çarpılacak ve toplanacak sayıları alarak, toplanacak sayıyı IP Core'a bir çevrim geç göndermeyi kendi yapmalıdır.

Ayarlamalar sonucunda ortaya çıkan IP Core modülünün bir örneğini (instance) aşağıdaki gibi oluşturabilirsiniz. Buradaki giriş/çıkış sinyallerinin açıklamaları şu şekildedir:



- **CLK**: saat sinyalidir
- **CE** (Clock Enable): Bu giriş mantık-1 olduğunda modül her çevrim bir iş yapar ve belli sayıda çevrim sonra sonuç üretilir. Mantık-0 olduğunda ise modül bekleme (pause) durumuna geçer. Bunu geçen hafta yapılan sayaç uygulamasındaki "duraklat" girişine benzetebilirsiniz.
- **SCLR** (Synchronous Clear): CLK girişi ile senkron olan bu giriş, modülün içerisinde devam eden hesaplamaları sonlandırır. Bunu önceki hafta kullandığımız "rst" girişine benzetebilirsiniz.
- **A, B, C**: Sırasıyla çarpılacak ve toplanacak olan 32 bitlik sayılardır (A\*B + C)
- **SUBTRACT**: Bu giriş mantık-1 olduğunda A\*B C, mantık-0 olduğunda ise A\*B + C işlemi yapılır.
- P: Çarpıp-toplama işleminin sonucunun verildiği çıkıştır.
- **PCOUT**: Bu çıkış modülün içerisinde yapılan işlemlerle ilgili ara çıktıları verir. Bu çıkışı dikkate almanız ve kullanmanız gerekmemektedir.

| ip_multadd i_ı                      | mult_add (                    |  |
|-------------------------------------|-------------------------------|--|
| .CLK(),                             | // input wire CLK             |  |
| .CE(),                              | // input wire CE              |  |
| .SCLR(),                            | // input wire SCLR            |  |
| .A(),                               | // input wire [31 : 0] A      |  |
| .B(),                               | // input wire [31 : 0] B      |  |
| .C(),                               | // input wire [31:0] C        |  |
| .SUBTRACT(), // input wire SUBTRACT |                               |  |
| .P(),                               | // output wire [31 : 0] P     |  |
| .PCOUT()                            | // output wire [47 : 0] PCOUT |  |
| );                                  |                               |  |

| Component Nam                                                                                                                                                                                                                  | ne [ip_multadd        |           |   |          |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|-----------|---|----------|--|
| P =                                                                                                                                                                                                                            | Α *                   | В         | + | С        |  |
| Input Type                                                                                                                                                                                                                     | Signed ▼              | Signed    | * | Signed ▼ |  |
| Input Width                                                                                                                                                                                                                    | 32                    | 32        | 8 | 32       |  |
|                                                                                                                                                                                                                                | [2,53]                | [2,53]    |   | [2,106]  |  |
| ☐ Use PCIN                                                                                                                                                                                                                     |                       |           |   |          |  |
| Output MSB 31 8 [0 - 106]                                                                                                                                                                                                      |                       |           |   |          |  |
| Output LSB 0 8 [0 - 106]                                                                                                                                                                                                       |                       |           |   |          |  |
| Control and Latencies                                                                                                                                                                                                          |                       |           |   |          |  |
| Latency can be set to $-1$ or 0. The $-1$ selection will provide the optimum latency for max frequency for the given parameters. If either one of the latencies is set to $-1$ , they both will be treated as having $-1$ set. |                       |           |   |          |  |
| A:B - P Latency -1 - Actual AB Latency. 6                                                                                                                                                                                      |                       |           |   |          |  |
| C - P Lat                                                                                                                                                                                                                      | ency -1 - Actual C La | atency: 5 |   |          |  |
| Synchronous Controls and Clock Enable(CE) Priority SCLR Overrides CE                                                                                                                                                           |                       |           |   |          |  |



- ▶ [Gerçekleştirme] 32 bitlik ikiye tümleyen sayılar ile çarpıp-toplama (A\*B + C) işlemini gerçekleştirecek olan modüle "CarpTopla" ismini verin. Bu modülün her biri 32 bitlik "csayi1", "csayi2" ve "tsayi" isminde girişleri olmalıdır. Bu girişlerin geçerli olduğunu ve o çevrimdeki sayılarla sonuç hesaplanması istendiğini gösteren "valid\_in" isminde tek bitlik giriş olmalıdır. "valid\_in" girişi mantık-1 olduğunda verilen sayılarla çarpıp-toplama işlemine başlanacak ve 6 çevrim sonra hesaplanmış olan sonuç "sonuç" isimli 32 bitlik çıkıştan verilecektir. Yani, "CarpTopla" modülü "sonuc = csayi1\*csayi2 + tsayi" işlemini gerçekleştirecektir. Tek bitlik "valid\_out" çıkışı ise mantık-1 olduğunda sonucun geçerli olduğunu gösterecektir. Yani "valid\_in" mantık-1 olduktan 6 çevrim sonra, "valid\_out" da bir çevrim boyunca mantık-1 olacaktır. Bu işlem için, yukarıda sözü edilen IP Core kullanılacaktır. Bu IP Core'u yapılandırırken, ikiye tümleyen sayılarla işlem yapan IP Core'a "ip\_multadd" ismini verin.
- ➤ [Simülasyon] Gerçekleştirmiş olduğunuz "CarpTopla" modülünün istenildiği gibi çalıştığından emin olmak için, bu modülü test eden testbench kodunu yazın. Ardışık çevrimlerde modülünüzde geçerli işlemler başlatarak, 6 çevrim gecikmeli olarak doğru sonuçların hesaplandığını gözlemleyin. Vivado yazılımını kullanarak modülün simülasyonunu yapıp, karedalga (Waveform) görünümünden modülün doğru çalıştığını kontrol edin.

#### 3. FLOATING-POINT MULTIPLY-ADDER

Bu bölümde, 32 bitlik kayan-nokta sayılarla çarpıp-toplama işleminin sonucunu hesaplayan modül gerçekleştirmeniz istenmektedir. Bu modülü IP Core kullanarak gerçekleştirmelisiniz. Vivado penceresinin solunda "**IP Catalog**" butonuna tıklayarak bu IP Core'a aşağıdaki yolu izleyerek ulaşabilirsiniz:

• Math Functions > Floating Point > Floating-point

IP Catalog'dan seçtikten sonra açılan yapılandırma penceresinde bu IP Core'u 32 bitlik sayılarla çarpıp-toplama işlemi yapacak şekilde ayarlamanız gerekiyor. Yapmanız gereken ayarlamalar aşağıdaki şekilde görüldüğü gibi olmalıdır.



| Component Name [ip_fp_multadd                                           |  |  |  |  |
|-------------------------------------------------------------------------|--|--|--|--|
| Operation Selection Precision of Inputs Optimizations Interface Options |  |  |  |  |
| A Precision Type                                                        |  |  |  |  |
| Please select floating-point precision                                  |  |  |  |  |
| ○ Half                                                                  |  |  |  |  |
|                                                                         |  |  |  |  |
| Total width                                                             |  |  |  |  |
| Exponent width                                                          |  |  |  |  |
| Sign Exponent                                                           |  |  |  |  |
| → 1-bit → 1 Fraction                                                    |  |  |  |  |
| Fraction width                                                          |  |  |  |  |
| Exponent Width 8 [0 - 64]                                               |  |  |  |  |
| Fraction Width 24 [0 - 64]                                              |  |  |  |  |
| Total Width: 32                                                         |  |  |  |  |

| Component Name   ip_fp_multadd                                                |                                       |  |  |  |  |  |
|-------------------------------------------------------------------------------|---------------------------------------|--|--|--|--|--|
| Operation Selection   Precision of Inputs   Optimizations   Interface Options |                                       |  |  |  |  |  |
| Please select from the following func                                         | itions:                               |  |  |  |  |  |
| Operation Selection                                                           | Add/Subtract and FMA Operator options |  |  |  |  |  |
| O Absolute Value                                                              | OBoth                                 |  |  |  |  |  |
| O Accumulator                                                                 | <ul><li>Add</li></ul>                 |  |  |  |  |  |
| O Add/Subtract                                                                | ○ Subtract                            |  |  |  |  |  |
| ○ Compare                                                                     |                                       |  |  |  |  |  |
| O Divide                                                                      |                                       |  |  |  |  |  |
| O Exponential                                                                 | •                                     |  |  |  |  |  |
| ○ Fixed-to-float                                                              |                                       |  |  |  |  |  |
| O Float-to-fixed                                                              |                                       |  |  |  |  |  |
| O Float-to-float                                                              |                                       |  |  |  |  |  |
| Fused Multiply-Add                                                            |                                       |  |  |  |  |  |
| O Logarithm                                                                   |                                       |  |  |  |  |  |
| O Multiply                                                                    |                                       |  |  |  |  |  |
| O Reciprocal                                                                  |                                       |  |  |  |  |  |
| O Reciprocal Square Root                                                      |                                       |  |  |  |  |  |
| O Square-root                                                                 |                                       |  |  |  |  |  |
| Fused Multiply-Add operation select                                           | ed. RESULT = (A*B)+C                  |  |  |  |  |  |





Ayarlamalar sonucunda ortaya çıkan IP Core modülünün bir örneğini (instance) aşağıdaki gibi oluşturabilirsiniz.

```
ip_fp_multadd i_fp_multadd (
                          // input wire aclk
 .aclk(),
                         // input wire s_axis_a_tvalid
 .s axis a tvalid(),
 .s_axis_a_tready(),
                         // output wire s_axis_a_tready
 .s_axis_a_tdata(),
                         // input wire [31 : 0] s_axis_a_tdata
                         // input wire s_axis_b_tvalid
 .s_axis_b_tvalid(),
 .s_axis_b_tready(),
                         // output wire s_axis_b_tready
 .s_axis_b_tdata(),
                         // input wire [31:0] s_axis_b_tdata
                        // input wire s_axis_c_tvalid
 .s_axis_c_tvalid(),
                         // output wire s_axis_c_tready
 .s_axis_c_tready(),
                         // input wire [31:0] s_axis_c_tdata
 .s_axis_c_tdata(),
 .m_axis_result_tvalid(), // output wire m_axis_result_tvalid
 .m_axis_result_tready(), // input wire m_axis_result_tready
 .m_axis_result_tdata() // output wire [31:0] m_axis_result_tdata
);
```



Buradaki giris/çıkış sinyallerinin açıklamaları şu şekildedir:

- aclk: saat sinyalidir.
- s\_axis\_a\_tvalid/s\_axis\_b\_tvalid/s\_axis\_c\_tvalid: Carpilacak ve toplanacak sayılar için geçerli (valid) girişleridir. Modülünüzde tüm girişleri aynı anda vereceğinizden tüm bu girişleri aynı sinyale bağlayabilirsiniz.
- **s\_axis\_a\_tready/s\_axis\_b\_tready/s\_axis\_c\_tready**: IP Core modülünün girişlerinin yeni sayılar almaya hazır olduğunu gösteren çıkışlardır. Bizim kullandığımız yapılandırmada IP Core her çevrimde yeni sayı almaya hazır olacağından bu çıkışları dikkate almanız gerekmiyor.
- **s\_axis\_a\_tdata/s\_axis\_b\_tdata/s\_axis\_c\_tdata**: 32 bitlik veri girişleridir.
- m\_axis\_result\_tvalid: Sonucun geçerli (valid) olduğunu gösteren çıkıştır.
- m\_axis\_result\_tready: Bu giriş ile sonucun okunmaya hazır olduğu belirtiliyor. Yani, ikiye tümleyen sayılar için kullandığımız IP Core'un CE girişi ile aynı görevi görüyor. Bu girişe mantık-1 bağlayın.
- m\_axis\_result\_tdata: 32 bitlik sonucun verildiği çıkıştır.
- ➤ [Gerçekleştirme] 32 bitlik kayan-nokta sayılar ile çarpıp-toplama (A\*B + C) işlemini gerçekleştirecek olan modüle "FpCarpTopla" ismini verin. Bu modülün giriş ve çıkış sinyallerinin isimleri önceki bölümde gerçekleştirdiğiniz "CarpTopla" modülü ile tamamen aynı olmalıdır.
- ➤ [Simülasyon] Gerçekleştirmiş olduğunuz "FpCarpTopla" modülünün istenildiği gibi çalıştığından emin olmak için, bu modülü test eden testbench kodunu yazın. Ardışık çevrimlerde modülünüzde geçerli işlemler başlatarak, birkaç çevrim gecikmeli olarak doğru sonuçların hesaplandığını gözlemleyin. Vivado yazılımını kullanarak modülün simülasyonunu yapıp, karedalga (Waveform) görünümünden modülün doğru çalıştığını kontrol edin.

#### 4. TWO'S COMPLEMENT & FLOATING-POINT MULTIPLY ADDER

Önceki iki bölümde gerçekleştirdiğiniz ikiye tümleyen ve kayan nokta sayılarla çarpıptoplama işlemlerinin her ikisini de gerçekleştirebilen bir modül gerçekleştirin. Bu modülün giriş/çıkış sinyalleri önceki bölümlerdekilerle aynı olmalıdır. Sadece, girişlerden gelen sayıların hangi formatta (ikiye tümleyen veya kayan\_nokta) olduğunu belirten bir bitlik "format" isminde giriş olacaktır.

**Uyarı:** İkiye tümleyen ve kayan-nokta sayılarla çarpıp-toplama işlemini yapan IP Core'lar farklı gecikmelerle sonuç üretmektedir. Bu nedenle, bu IP Core'lara girişleri farklı çevrimlerde vermiş olsanız bile, sonuçlar aynı çevrimde hesaplanabilir. Bu durumda ortaya çıkan sonuçlardan birini kaybetmemek için Multiply Add modülünün "CE" girişini kullanabilirsiniz.

➤ [Gerçekleştirme] Hem ikiye tümleyen hem de kayan-nokta sayılarla çarpıptoplama işlemini yapan modülünüze "TcFpCarpTopla" ismini verin. Bu modülün, "format" adında girişlerdeki sayıların hangi türde (ikiye tümleyen veya kayannokta) olduğunu belirten bir bitlik giriş olacaktır. Modülün diğer girişleri 2. ve 3. bölümdeki gerçekleştirmenizin beklendiği modüllerle aynı olmalıdır.



➤ **[Simülasyon]** Gerçekleştirmiş olduğunuz "TcFpCarpTopla" modülünün istenildiği gibi çalıştığından emin olmak için, bu modülü test eden testbench kodunu yazın. Vivado yazılımını kullanarak modülün simülasyonunu yapıp, karedalga (Waveform) görünümünden modülün doğru çalıştığını kontrol edin.